Cel pracy: Celem pracy jest stworzenie oprogramowania w języku VHDL, które będzie implementować komunikację szeregową UART z komputerem klasy PC.
Założenia: Zakłada się wykorzystanie platformy BASYS 3 z układem FPGA, dostępnej w laboratorium komputerowym.
Motywacja: Pogłębienie wiedzy z zakresu układów logiki programowalnej i programowania w języku VHDL.
Opis tematu: Student przedstawi podstawy teoretyczne dotyczące komunikacji szeregowej UART. Opisze możliwości sprzętowe platformy BASYS 3. Opracuje oprogramowanie w języku VHDL i dokona jego symulacji wykorzystując zintegrowane środowisko programistyczne VIVADO.
Spodziewane wyniki: Implementacja komunikacji szeregowej umożliwiająca odbiór oraz wysyłanie danych od/z komputera klasy PC poprzez terminal.
|